#0000: PR: 0 = #0000 = 0000000000000000
#0000: FR (OF SF ZF): 000
#0000: Memory::::
-#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
+#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
#0000: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: PR: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
-#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
+#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
#0002: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: PR: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 010
#0004: Memory::::
-#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
+#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
#0004: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000