#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+ -------------------------------------------------------------------------------------
+#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+ -------------------------------------------------------------------------------------
+#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+ -------------------------------------------------------------------------------------
+#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+