テストケースの修正
[YACASL2.git] / test / integration / casl2 / cmd_SVC_svc1 / 0.txt
1 ../../../../casl2 -atd -M64 ../../../../as/cmd/SVC/svc1.casl
2
3 Assemble ../../../../as/cmd/SVC/svc1.casl (0)
4
5 Assemble ../../../../as/cmd/SVC/svc1.casl (1)
6 ../../../../as/cmd/SVC/svc1.casl:    1:;;; SVC 1 1文字を入力
7 ../../../../as/cmd/SVC/svc1.casl:    2:MAIN    START
8 ../../../../as/cmd/SVC/svc1.casl:    3:        LAD     GR1,IBUF
9         #0000   #1210
10         #0001   #0007
11 ../../../../as/cmd/SVC/svc1.casl:    4:        LAD     GR2,ILEN
12         #0002   #1220
13         #0003   #000D
14 ../../../../as/cmd/SVC/svc1.casl:    5:        SVC     1
15         #0004   #F000
16         #0005   #0001
17 ../../../../as/cmd/SVC/svc1.casl:    6:        RET
18         #0006   #8100
19 ../../../../as/cmd/SVC/svc1.casl:    7:IBUF    DS      6
20         #0007   #0000
21         #0008   #0000
22         #0009   #0000
23         #000A   #0000
24         #000B   #0000
25         #000C   #0000
26 ../../../../as/cmd/SVC/svc1.casl:    8:ILEN    DS      1
27         #000D   #0000
28 ../../../../as/cmd/SVC/svc1.casl:    9:        END
29
30 Executing machine codes
31 #0000: Register::::
32 #0000: GR0:      0 = #0000 = 0000000000000000
33 #0000: GR1:      0 = #0000 = 0000000000000000
34 #0000: GR2:      0 = #0000 = 0000000000000000
35 #0000: GR3:      0 = #0000 = 0000000000000000
36 #0000: GR4:      0 = #0000 = 0000000000000000
37 #0000: GR5:      0 = #0000 = 0000000000000000
38 #0000: GR6:      0 = #0000 = 0000000000000000
39 #0000: GR7:      0 = #0000 = 0000000000000000
40 #0000: SP:      64 = #0040 = 0000000001000000
41 #0000: PR:       0 = #0000 = 0000000000000000
42 #0000: FR (OF SF ZF): 000
43 #0000: Memory::::
44 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
45 #0000: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
46 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
47 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
48 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
49
50 #0002: Register::::
51 #0002: GR0:      0 = #0000 = 0000000000000000
52 #0002: GR1:      7 = #0007 = 0000000000000111
53 #0002: GR2:      0 = #0000 = 0000000000000000
54 #0002: GR3:      0 = #0000 = 0000000000000000
55 #0002: GR4:      0 = #0000 = 0000000000000000
56 #0002: GR5:      0 = #0000 = 0000000000000000
57 #0002: GR6:      0 = #0000 = 0000000000000000
58 #0002: GR7:      0 = #0000 = 0000000000000000
59 #0002: SP:      64 = #0040 = 0000000001000000
60 #0002: PR:       2 = #0002 = 0000000000000010
61 #0002: FR (OF SF ZF): 000
62 #0002: Memory::::
63 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
64 #0002: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
65 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
66 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
67 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
68
69 #0004: Register::::
70 #0004: GR0:      0 = #0000 = 0000000000000000
71 #0004: GR1:      7 = #0007 = 0000000000000111
72 #0004: GR2:     13 = #000D = 0000000000001101
73 #0004: GR3:      0 = #0000 = 0000000000000000
74 #0004: GR4:      0 = #0000 = 0000000000000000
75 #0004: GR5:      0 = #0000 = 0000000000000000
76 #0004: GR6:      0 = #0000 = 0000000000000000
77 #0004: GR7:      0 = #0000 = 0000000000000000
78 #0004: SP:      64 = #0040 = 0000000001000000
79 #0004: PR:       4 = #0004 = 0000000000000100
80 #0004: FR (OF SF ZF): 000
81 #0004: Memory::::
82 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
83 #0004: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
84 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
85 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
86 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
87
88 #0006: Register::::
89 #0006: GR0:      0 = #0000 = 0000000000000000
90 #0006: GR1:      7 = #0007 = 0000000000000111
91 #0006: GR2:     13 = #000D = 0000000000001101
92 #0006: GR3:      0 = #0000 = 0000000000000000
93 #0006: GR4:      0 = #0000 = 0000000000000000
94 #0006: GR5:      0 = #0000 = 0000000000000000
95 #0006: GR6:      0 = #0000 = 0000000000000000
96 #0006: GR7:      0 = #0000 = 0000000000000000
97 #0006: SP:      64 = #0040 = 0000000001000000
98 #0006: PR:       6 = #0006 = 0000000000000110
99 #0006: FR (OF SF ZF): 000
100 #0006: Memory::::
101 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
102 #0006: 0000: 1210 0007 1220 000D F000 0001 8100 0061 0062 0063 0064 0000 0000 0004 0000 0000
103 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
104 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
105 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
106