テストケースの修正
[YACASL2.git] / test / integration / casl2 / cmd_SVC_svc2 / 0.txt
1 ../../../../casl2 -atd -M64 ../../../../as/cmd/SVC/svc2.casl
2
3 Assemble ../../../../as/cmd/SVC/svc2.casl (0)
4
5 Assemble ../../../../as/cmd/SVC/svc2.casl (1)
6 ../../../../as/cmd/SVC/svc2.casl:    1:;;; SVC 2 1文字を表示
7 ../../../../as/cmd/SVC/svc2.casl:    2:MAIN    START
8 ../../../../as/cmd/SVC/svc2.casl:    3:BEGIN   LAD     GR1,D
9         #0000   #1210
10         #0001   #000B
11 ../../../../as/cmd/SVC/svc2.casl:    4:        LAD     GR2,A
12         #0002   #1220
13         #0003   #000C
14 ../../../../as/cmd/SVC/svc2.casl:    5:        SVC     2
15         #0004   #F000
16         #0005   #0002
17 ../../../../as/cmd/SVC/svc2.casl:    6:        LAD     GR1,=#A
18         #000D   #000A
19         #0006   #1210
20         #0007   #000D
21 ../../../../as/cmd/SVC/svc2.casl:    7:        SVC     2
22         #0008   #F000
23         #0009   #0002
24 ../../../../as/cmd/SVC/svc2.casl:    8:        RET
25         #000A   #8100
26 ../../../../as/cmd/SVC/svc2.casl:    9:D       DC      '0'
27         #000B   #0030
28 ../../../../as/cmd/SVC/svc2.casl:   10:A       DC      1
29         #000C   #0001
30 ../../../../as/cmd/SVC/svc2.casl:   11:        END
31
32 Executing machine codes
33 #0000: Register::::
34 #0000: GR0:      0 = #0000 = 0000000000000000
35 #0000: GR1:      0 = #0000 = 0000000000000000
36 #0000: GR2:      0 = #0000 = 0000000000000000
37 #0000: GR3:      0 = #0000 = 0000000000000000
38 #0000: GR4:      0 = #0000 = 0000000000000000
39 #0000: GR5:      0 = #0000 = 0000000000000000
40 #0000: GR6:      0 = #0000 = 0000000000000000
41 #0000: GR7:      0 = #0000 = 0000000000000000
42 #0000: SP:      64 = #0040 = 0000000001000000
43 #0000: PR:       0 = #0000 = 0000000000000000
44 #0000: FR (OF SF ZF): 000
45 #0000: Memory::::
46 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
47 #0000: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
48 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
49 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
50 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
51
52 #0002: Register::::
53 #0002: GR0:      0 = #0000 = 0000000000000000
54 #0002: GR1:     11 = #000B = 0000000000001011
55 #0002: GR2:      0 = #0000 = 0000000000000000
56 #0002: GR3:      0 = #0000 = 0000000000000000
57 #0002: GR4:      0 = #0000 = 0000000000000000
58 #0002: GR5:      0 = #0000 = 0000000000000000
59 #0002: GR6:      0 = #0000 = 0000000000000000
60 #0002: GR7:      0 = #0000 = 0000000000000000
61 #0002: SP:      64 = #0040 = 0000000001000000
62 #0002: PR:       2 = #0002 = 0000000000000010
63 #0002: FR (OF SF ZF): 000
64 #0002: Memory::::
65 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
66 #0002: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
67 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
68 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
69 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
70
71 #0004: Register::::
72 #0004: GR0:      0 = #0000 = 0000000000000000
73 #0004: GR1:     11 = #000B = 0000000000001011
74 #0004: GR2:     12 = #000C = 0000000000001100
75 #0004: GR3:      0 = #0000 = 0000000000000000
76 #0004: GR4:      0 = #0000 = 0000000000000000
77 #0004: GR5:      0 = #0000 = 0000000000000000
78 #0004: GR6:      0 = #0000 = 0000000000000000
79 #0004: GR7:      0 = #0000 = 0000000000000000
80 #0004: SP:      64 = #0040 = 0000000001000000
81 #0004: PR:       4 = #0004 = 0000000000000100
82 #0004: FR (OF SF ZF): 000
83 #0004: Memory::::
84 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
85 #0004: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
86 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
87 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
88 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
89
90 0#0006: Register::::
91 #0006: GR0:      0 = #0000 = 0000000000000000
92 #0006: GR1:     11 = #000B = 0000000000001011
93 #0006: GR2:     12 = #000C = 0000000000001100
94 #0006: GR3:      0 = #0000 = 0000000000000000
95 #0006: GR4:      0 = #0000 = 0000000000000000
96 #0006: GR5:      0 = #0000 = 0000000000000000
97 #0006: GR6:      0 = #0000 = 0000000000000000
98 #0006: GR7:      0 = #0000 = 0000000000000000
99 #0006: SP:      64 = #0040 = 0000000001000000
100 #0006: PR:       6 = #0006 = 0000000000000110
101 #0006: FR (OF SF ZF): 000
102 #0006: Memory::::
103 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
104 #0006: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
105 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
106 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
107 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
108
109 #0008: Register::::
110 #0008: GR0:      0 = #0000 = 0000000000000000
111 #0008: GR1:     13 = #000D = 0000000000001101
112 #0008: GR2:     12 = #000C = 0000000000001100
113 #0008: GR3:      0 = #0000 = 0000000000000000
114 #0008: GR4:      0 = #0000 = 0000000000000000
115 #0008: GR5:      0 = #0000 = 0000000000000000
116 #0008: GR6:      0 = #0000 = 0000000000000000
117 #0008: GR7:      0 = #0000 = 0000000000000000
118 #0008: SP:      64 = #0040 = 0000000001000000
119 #0008: PR:       8 = #0008 = 0000000000001000
120 #0008: FR (OF SF ZF): 000
121 #0008: Memory::::
122 #0008: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
123 #0008: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
124 #0008: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
125 #0008: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
126 #0008: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
127
128
129 #000A: Register::::
130 #000A: GR0:      0 = #0000 = 0000000000000000
131 #000A: GR1:     13 = #000D = 0000000000001101
132 #000A: GR2:     12 = #000C = 0000000000001100
133 #000A: GR3:      0 = #0000 = 0000000000000000
134 #000A: GR4:      0 = #0000 = 0000000000000000
135 #000A: GR5:      0 = #0000 = 0000000000000000
136 #000A: GR6:      0 = #0000 = 0000000000000000
137 #000A: GR7:      0 = #0000 = 0000000000000000
138 #000A: SP:      64 = #0040 = 0000000001000000
139 #000A: PR:      10 = #000A = 0000000000001010
140 #000A: FR (OF SF ZF): 000
141 #000A: Memory::::
142 #000A: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
143 #000A: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
144 #000A: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
145 #000A: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
146 #000A: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
147