統合テストに、最新版Autotest.mkを反映
[YACASL2.git] / test / system / casl2 / cmd_SVC_svc1 / 0.txt
1 ;;; SVC 1 1文字を入力
2 MAIN    START
3         LAD     GR1,IBUF
4         LAD     GR2,ILEN
5         SVC     1
6         RET
7 IBUF    DS      6
8 ILEN    DS      1
9         END
10 abcd
11
12 Assemble ../../../../as/cmd/SVC/svc1.casl (0)
13
14 Assemble ../../../../as/cmd/SVC/svc1.casl (1)
15 ../../../../as/cmd/SVC/svc1.casl:    1:;;; SVC 1 1文字を入力
16 ../../../../as/cmd/SVC/svc1.casl:    2:MAIN    START
17 ../../../../as/cmd/SVC/svc1.casl:    3:        LAD     GR1,IBUF
18         #0000   #1210
19         #0001   #0007
20 ../../../../as/cmd/SVC/svc1.casl:    4:        LAD     GR2,ILEN
21         #0002   #1220
22         #0003   #000D
23 ../../../../as/cmd/SVC/svc1.casl:    5:        SVC     1
24         #0004   #F000
25         #0005   #0001
26 ../../../../as/cmd/SVC/svc1.casl:    6:        RET
27         #0006   #8100
28 ../../../../as/cmd/SVC/svc1.casl:    7:IBUF    DS      6
29         #0007   #0000
30         #0008   #0000
31         #0009   #0000
32         #000A   #0000
33         #000B   #0000
34         #000C   #0000
35 ../../../../as/cmd/SVC/svc1.casl:    8:ILEN    DS      1
36         #000D   #0000
37 ../../../../as/cmd/SVC/svc1.casl:    9:        END
38
39 Executing machine codes
40 #0000: Register::::
41 #0000: GR0:      0 = #0000 = 0000000000000000
42 #0000: GR1:      0 = #0000 = 0000000000000000
43 #0000: GR2:      0 = #0000 = 0000000000000000
44 #0000: GR3:      0 = #0000 = 0000000000000000
45 #0000: GR4:      0 = #0000 = 0000000000000000
46 #0000: GR5:      0 = #0000 = 0000000000000000
47 #0000: GR6:      0 = #0000 = 0000000000000000
48 #0000: GR7:      0 = #0000 = 0000000000000000
49 #0000: SP:      64 = #0040 = 0000000001000000
50 #0000: PR:       0 = #0000 = 0000000000000000
51 #0000: FR (OF SF ZF): 000
52 #0000: Memory::::
53 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
54 #0000: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
55 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
56 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
57 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
58
59 #0002: Register::::
60 #0002: GR0:      0 = #0000 = 0000000000000000
61 #0002: GR1:      7 = #0007 = 0000000000000111
62 #0002: GR2:      0 = #0000 = 0000000000000000
63 #0002: GR3:      0 = #0000 = 0000000000000000
64 #0002: GR4:      0 = #0000 = 0000000000000000
65 #0002: GR5:      0 = #0000 = 0000000000000000
66 #0002: GR6:      0 = #0000 = 0000000000000000
67 #0002: GR7:      0 = #0000 = 0000000000000000
68 #0002: SP:      64 = #0040 = 0000000001000000
69 #0002: PR:       2 = #0002 = 0000000000000010
70 #0002: FR (OF SF ZF): 000
71 #0002: Memory::::
72 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
73 #0002: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
74 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
75 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
76 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
77
78 #0004: Register::::
79 #0004: GR0:      0 = #0000 = 0000000000000000
80 #0004: GR1:      7 = #0007 = 0000000000000111
81 #0004: GR2:     13 = #000D = 0000000000001101
82 #0004: GR3:      0 = #0000 = 0000000000000000
83 #0004: GR4:      0 = #0000 = 0000000000000000
84 #0004: GR5:      0 = #0000 = 0000000000000000
85 #0004: GR6:      0 = #0000 = 0000000000000000
86 #0004: GR7:      0 = #0000 = 0000000000000000
87 #0004: SP:      64 = #0040 = 0000000001000000
88 #0004: PR:       4 = #0004 = 0000000000000100
89 #0004: FR (OF SF ZF): 000
90 #0004: Memory::::
91 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
92 #0004: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
93 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
94 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
95 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
96
97 #0006: Register::::
98 #0006: GR0:      0 = #0000 = 0000000000000000
99 #0006: GR1:      7 = #0007 = 0000000000000111
100 #0006: GR2:     13 = #000D = 0000000000001101
101 #0006: GR3:      0 = #0000 = 0000000000000000
102 #0006: GR4:      0 = #0000 = 0000000000000000
103 #0006: GR5:      0 = #0000 = 0000000000000000
104 #0006: GR6:      0 = #0000 = 0000000000000000
105 #0006: GR7:      0 = #0000 = 0000000000000000
106 #0006: SP:      64 = #0040 = 0000000001000000
107 #0006: PR:       6 = #0006 = 0000000000000110
108 #0006: FR (OF SF ZF): 000
109 #0006: Memory::::
110 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
111 #0006: 0000: 1210 0007 1220 000D F000 0001 8100 0061 0062 0063 0064 0000 0000 0004 0000 0000
112 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
113 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
114 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
115