make valgrind対応のため、テストを更新
[YACASL2.git] / test / system / casl2_cmd / cmd_call__inner / 0.txt
1
2 Assemble ../../../../as/cmd/CALL/call__inner.casl (0)
3
4 Assemble ../../../../as/cmd/CALL/call__inner.casl (1)
5 ../../../../as/cmd/CALL/call__inner.casl:    1:;;; CALL 同じプログラムの中にあるラベルを指定
6 ../../../../as/cmd/CALL/call__inner.casl:    2:MAIN    START   BEGIN
7 ../../../../as/cmd/CALL/call__inner.casl:    3:BEGIN   LAD     GR1,29
8         #0000   #1210
9         #0001   #001D
10 ../../../../as/cmd/CALL/call__inner.casl:    4:        CALL    COPY
11         #0002   #8000
12         #0003   #0005
13 ../../../../as/cmd/CALL/call__inner.casl:    5:        RET
14         #0004   #8100
15 ../../../../as/cmd/CALL/call__inner.casl:    6:COPY    LD      GR2,GR1
16         #0005   #1421
17 ../../../../as/cmd/CALL/call__inner.casl:    7:        RET
18         #0006   #8100
19 ../../../../as/cmd/CALL/call__inner.casl:    8:        END
20
21 Executing machine codes
22 #0000: Register::::
23 #0000: GR0:      0 = #0000 = 0000000000000000
24 #0000: GR1:      0 = #0000 = 0000000000000000
25 #0000: GR2:      0 = #0000 = 0000000000000000
26 #0000: GR3:      0 = #0000 = 0000000000000000
27 #0000: GR4:      0 = #0000 = 0000000000000000
28 #0000: GR5:      0 = #0000 = 0000000000000000
29 #0000: GR6:      0 = #0000 = 0000000000000000
30 #0000: GR7:      0 = #0000 = 0000000000000000
31 #0000: SP:      16 = #0010 = 0000000000010000
32 #0000: PR:       0 = #0000 = 0000000000000000
33 #0000: FR (OF SF ZF): 000
34 #0000: Memory::::
35 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
36        -------------------------------------------------------------------------------------
37 #0000: 0000: 1210 001D 8000 0005 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
38
39 #0002: Register::::
40 #0002: GR0:      0 = #0000 = 0000000000000000
41 #0002: GR1:     29 = #001D = 0000000000011101
42 #0002: GR2:      0 = #0000 = 0000000000000000
43 #0002: GR3:      0 = #0000 = 0000000000000000
44 #0002: GR4:      0 = #0000 = 0000000000000000
45 #0002: GR5:      0 = #0000 = 0000000000000000
46 #0002: GR6:      0 = #0000 = 0000000000000000
47 #0002: GR7:      0 = #0000 = 0000000000000000
48 #0002: SP:      16 = #0010 = 0000000000010000
49 #0002: PR:       2 = #0002 = 0000000000000010
50 #0002: FR (OF SF ZF): 000
51 #0002: Memory::::
52 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
53        -------------------------------------------------------------------------------------
54 #0002: 0000: 1210 001D 8000 0005 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
55
56 #0005: Register::::
57 #0005: GR0:      0 = #0000 = 0000000000000000
58 #0005: GR1:     29 = #001D = 0000000000011101
59 #0005: GR2:      0 = #0000 = 0000000000000000
60 #0005: GR3:      0 = #0000 = 0000000000000000
61 #0005: GR4:      0 = #0000 = 0000000000000000
62 #0005: GR5:      0 = #0000 = 0000000000000000
63 #0005: GR6:      0 = #0000 = 0000000000000000
64 #0005: GR7:      0 = #0000 = 0000000000000000
65 #0005: SP:      15 = #000F = 0000000000001111
66 #0005: PR:       5 = #0005 = 0000000000000101
67 #0005: FR (OF SF ZF): 000
68 #0005: Memory::::
69 #0005: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
70        -------------------------------------------------------------------------------------
71 #0005: 0000: 1210 001D 8000 0005 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000 0000 0003
72
73 #0006: Register::::
74 #0006: GR0:      0 = #0000 = 0000000000000000
75 #0006: GR1:     29 = #001D = 0000000000011101
76 #0006: GR2:     29 = #001D = 0000000000011101
77 #0006: GR3:      0 = #0000 = 0000000000000000
78 #0006: GR4:      0 = #0000 = 0000000000000000
79 #0006: GR5:      0 = #0000 = 0000000000000000
80 #0006: GR6:      0 = #0000 = 0000000000000000
81 #0006: GR7:      0 = #0000 = 0000000000000000
82 #0006: SP:      15 = #000F = 0000000000001111
83 #0006: PR:       6 = #0006 = 0000000000000110
84 #0006: FR (OF SF ZF): 000
85 #0006: Memory::::
86 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
87        -------------------------------------------------------------------------------------
88 #0006: 0000: 1210 001D 8000 0005 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000 0000 0003
89
90 #0004: Register::::
91 #0004: GR0:      0 = #0000 = 0000000000000000
92 #0004: GR1:     29 = #001D = 0000000000011101
93 #0004: GR2:     29 = #001D = 0000000000011101
94 #0004: GR3:      0 = #0000 = 0000000000000000
95 #0004: GR4:      0 = #0000 = 0000000000000000
96 #0004: GR5:      0 = #0000 = 0000000000000000
97 #0004: GR6:      0 = #0000 = 0000000000000000
98 #0004: GR7:      0 = #0000 = 0000000000000000
99 #0004: SP:      16 = #0010 = 0000000000010000
100 #0004: PR:       4 = #0004 = 0000000000000100
101 #0004: FR (OF SF ZF): 000
102 #0004: Memory::::
103 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
104        -------------------------------------------------------------------------------------
105 #0004: 0000: 1210 001D 8000 0005 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000 0000 0003
106