make valgrind対応のため、テストを更新
[YACASL2.git] / test / system / casl2_cmd / cmd_jpl__o / 0.txt
1
2 Assemble ../../../../as/cmd/JPL/jpl__o.casl (0)
3
4 Assemble ../../../../as/cmd/JPL/jpl__o.casl (1)
5 ../../../../as/cmd/JPL/jpl__o.casl:    1:;;;JPL adr OF:1/SF:0/ZF:0
6 ../../../../as/cmd/JPL/jpl__o.casl:    2:MAIN    START
7 ../../../../as/cmd/JPL/jpl__o.casl:    3:        LD      GR1,A
8         #0000   #1010
9         #0001   #000D
10 ../../../../as/cmd/JPL/jpl__o.casl:    4:        SRL     GR1,1
11         #0002   #5310
12         #0003   #0001
13 ../../../../as/cmd/JPL/jpl__o.casl:    5:        JPL     TO
14         #0004   #6500
15         #0005   #000A
16 ../../../../as/cmd/JPL/jpl__o.casl:    6:        LAD     GR1,0
17         #0006   #1210
18         #0007   #0000
19 ../../../../as/cmd/JPL/jpl__o.casl:    7:        JUMP    FIN
20         #0008   #6400
21         #0009   #000C
22 ../../../../as/cmd/JPL/jpl__o.casl:    8:TO      LAD     GR1,#FFFF
23         #000A   #1210
24         #000B   #FFFF
25 ../../../../as/cmd/JPL/jpl__o.casl:    9:FIN     RET
26         #000C   #8100
27 ../../../../as/cmd/JPL/jpl__o.casl:   10:A       DC      #0003
28         #000D   #0003
29 ../../../../as/cmd/JPL/jpl__o.casl:   11:        END
30
31 Executing machine codes
32 #0000: Register::::
33 #0000: GR0:      0 = #0000 = 0000000000000000
34 #0000: GR1:      0 = #0000 = 0000000000000000
35 #0000: GR2:      0 = #0000 = 0000000000000000
36 #0000: GR3:      0 = #0000 = 0000000000000000
37 #0000: GR4:      0 = #0000 = 0000000000000000
38 #0000: GR5:      0 = #0000 = 0000000000000000
39 #0000: GR6:      0 = #0000 = 0000000000000000
40 #0000: GR7:      0 = #0000 = 0000000000000000
41 #0000: SP:      16 = #0010 = 0000000000010000
42 #0000: PR:       0 = #0000 = 0000000000000000
43 #0000: FR (OF SF ZF): 000
44 #0000: Memory::::
45 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
46        -------------------------------------------------------------------------------------
47 #0000: 0000: 1010 000D 5310 0001 6500 000A 1210 0000 6400 000C 1210 FFFF 8100 0003 0000 0000
48
49 #0002: Register::::
50 #0002: GR0:      0 = #0000 = 0000000000000000
51 #0002: GR1:      3 = #0003 = 0000000000000011
52 #0002: GR2:      0 = #0000 = 0000000000000000
53 #0002: GR3:      0 = #0000 = 0000000000000000
54 #0002: GR4:      0 = #0000 = 0000000000000000
55 #0002: GR5:      0 = #0000 = 0000000000000000
56 #0002: GR6:      0 = #0000 = 0000000000000000
57 #0002: GR7:      0 = #0000 = 0000000000000000
58 #0002: SP:      16 = #0010 = 0000000000010000
59 #0002: PR:       2 = #0002 = 0000000000000010
60 #0002: FR (OF SF ZF): 000
61 #0002: Memory::::
62 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
63        -------------------------------------------------------------------------------------
64 #0002: 0000: 1010 000D 5310 0001 6500 000A 1210 0000 6400 000C 1210 FFFF 8100 0003 0000 0000
65
66 #0004: Register::::
67 #0004: GR0:      0 = #0000 = 0000000000000000
68 #0004: GR1:      1 = #0001 = 0000000000000001
69 #0004: GR2:      0 = #0000 = 0000000000000000
70 #0004: GR3:      0 = #0000 = 0000000000000000
71 #0004: GR4:      0 = #0000 = 0000000000000000
72 #0004: GR5:      0 = #0000 = 0000000000000000
73 #0004: GR6:      0 = #0000 = 0000000000000000
74 #0004: GR7:      0 = #0000 = 0000000000000000
75 #0004: SP:      16 = #0010 = 0000000000010000
76 #0004: PR:       4 = #0004 = 0000000000000100
77 #0004: FR (OF SF ZF): 100
78 #0004: Memory::::
79 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
80        -------------------------------------------------------------------------------------
81 #0004: 0000: 1010 000D 5310 0001 6500 000A 1210 0000 6400 000C 1210 FFFF 8100 0003 0000 0000
82
83 #000A: Register::::
84 #000A: GR0:      0 = #0000 = 0000000000000000
85 #000A: GR1:      1 = #0001 = 0000000000000001
86 #000A: GR2:      0 = #0000 = 0000000000000000
87 #000A: GR3:      0 = #0000 = 0000000000000000
88 #000A: GR4:      0 = #0000 = 0000000000000000
89 #000A: GR5:      0 = #0000 = 0000000000000000
90 #000A: GR6:      0 = #0000 = 0000000000000000
91 #000A: GR7:      0 = #0000 = 0000000000000000
92 #000A: SP:      16 = #0010 = 0000000000010000
93 #000A: PR:      10 = #000A = 0000000000001010
94 #000A: FR (OF SF ZF): 100
95 #000A: Memory::::
96 #000A: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
97        -------------------------------------------------------------------------------------
98 #000A: 0000: 1010 000D 5310 0001 6500 000A 1210 0000 6400 000C 1210 FFFF 8100 0003 0000 0000
99
100 #000C: Register::::
101 #000C: GR0:      0 = #0000 = 0000000000000000
102 #000C: GR1:  65535 = #FFFF = 1111111111111111
103 #000C: GR2:      0 = #0000 = 0000000000000000
104 #000C: GR3:      0 = #0000 = 0000000000000000
105 #000C: GR4:      0 = #0000 = 0000000000000000
106 #000C: GR5:      0 = #0000 = 0000000000000000
107 #000C: GR6:      0 = #0000 = 0000000000000000
108 #000C: GR7:      0 = #0000 = 0000000000000000
109 #000C: SP:      16 = #0010 = 0000000000010000
110 #000C: PR:      12 = #000C = 0000000000001100
111 #000C: FR (OF SF ZF): 100
112 #000C: Memory::::
113 #000C: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
114        -------------------------------------------------------------------------------------
115 #000C: 0000: 1010 000D 5310 0001 6500 000A 1210 0000 6400 000C 1210 FFFF 8100 0003 0000 0000
116