make valgrind対応のため、テストを更新
[YACASL2.git] / test / system / casl2_cmd / cmd_svc__1 / 0.txt
1
2 Assemble ../../../../as/cmd/SVC/svc__1.casl (0)
3
4 Assemble ../../../../as/cmd/SVC/svc__1.casl (1)
5 ../../../../as/cmd/SVC/svc__1.casl:    1:;;; SVC 1 1文字を入力
6 ../../../../as/cmd/SVC/svc__1.casl:    2:MAIN    START
7 ../../../../as/cmd/SVC/svc__1.casl:    3:        LAD     GR1,IBUF
8         #0000   #1210
9         #0001   #0007
10 ../../../../as/cmd/SVC/svc__1.casl:    4:        LAD     GR2,ILEN
11         #0002   #1220
12         #0003   #000D
13 ../../../../as/cmd/SVC/svc__1.casl:    5:        SVC     1
14         #0004   #F000
15         #0005   #0001
16 ../../../../as/cmd/SVC/svc__1.casl:    6:        RET
17         #0006   #8100
18 ../../../../as/cmd/SVC/svc__1.casl:    7:IBUF    DS      6
19         #0007   #0000
20         #0008   #0000
21         #0009   #0000
22         #000A   #0000
23         #000B   #0000
24         #000C   #0000
25 ../../../../as/cmd/SVC/svc__1.casl:    8:ILEN    DS      1
26         #000D   #0000
27 ../../../../as/cmd/SVC/svc__1.casl:    9:        END
28
29 Executing machine codes
30 #0000: Register::::
31 #0000: GR0:      0 = #0000 = 0000000000000000
32 #0000: GR1:      0 = #0000 = 0000000000000000
33 #0000: GR2:      0 = #0000 = 0000000000000000
34 #0000: GR3:      0 = #0000 = 0000000000000000
35 #0000: GR4:      0 = #0000 = 0000000000000000
36 #0000: GR5:      0 = #0000 = 0000000000000000
37 #0000: GR6:      0 = #0000 = 0000000000000000
38 #0000: GR7:      0 = #0000 = 0000000000000000
39 #0000: SP:      64 = #0040 = 0000000001000000
40 #0000: PR:       0 = #0000 = 0000000000000000
41 #0000: FR (OF SF ZF): 000
42 #0000: Memory::::
43 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
44        -------------------------------------------------------------------------------------
45 #0000: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
46 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
47 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
48 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
49
50 #0002: Register::::
51 #0002: GR0:      0 = #0000 = 0000000000000000
52 #0002: GR1:      7 = #0007 = 0000000000000111
53 #0002: GR2:      0 = #0000 = 0000000000000000
54 #0002: GR3:      0 = #0000 = 0000000000000000
55 #0002: GR4:      0 = #0000 = 0000000000000000
56 #0002: GR5:      0 = #0000 = 0000000000000000
57 #0002: GR6:      0 = #0000 = 0000000000000000
58 #0002: GR7:      0 = #0000 = 0000000000000000
59 #0002: SP:      64 = #0040 = 0000000001000000
60 #0002: PR:       2 = #0002 = 0000000000000010
61 #0002: FR (OF SF ZF): 000
62 #0002: Memory::::
63 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
64        -------------------------------------------------------------------------------------
65 #0002: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
66 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
67 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
68 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
69
70 #0004: Register::::
71 #0004: GR0:      0 = #0000 = 0000000000000000
72 #0004: GR1:      7 = #0007 = 0000000000000111
73 #0004: GR2:     13 = #000D = 0000000000001101
74 #0004: GR3:      0 = #0000 = 0000000000000000
75 #0004: GR4:      0 = #0000 = 0000000000000000
76 #0004: GR5:      0 = #0000 = 0000000000000000
77 #0004: GR6:      0 = #0000 = 0000000000000000
78 #0004: GR7:      0 = #0000 = 0000000000000000
79 #0004: SP:      64 = #0040 = 0000000001000000
80 #0004: PR:       4 = #0004 = 0000000000000100
81 #0004: FR (OF SF ZF): 000
82 #0004: Memory::::
83 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
84        -------------------------------------------------------------------------------------
85 #0004: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
86 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
87 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
88 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
89
90 #0006: Register::::
91 #0006: GR0:      0 = #0000 = 0000000000000000
92 #0006: GR1:      7 = #0007 = 0000000000000111
93 #0006: GR2:     13 = #000D = 0000000000001101
94 #0006: GR3:      0 = #0000 = 0000000000000000
95 #0006: GR4:      0 = #0000 = 0000000000000000
96 #0006: GR5:      0 = #0000 = 0000000000000000
97 #0006: GR6:      0 = #0000 = 0000000000000000
98 #0006: GR7:      0 = #0000 = 0000000000000000
99 #0006: SP:      64 = #0040 = 0000000001000000
100 #0006: PR:       6 = #0006 = 0000000000000110
101 #0006: FR (OF SF ZF): 000
102 #0006: Memory::::
103 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
104        -------------------------------------------------------------------------------------
105 #0006: 0000: 1210 0007 1220 000D F000 0001 8100 0061 0062 0063 0064 0000 0000 0004 0000 0000
106 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
107 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
108 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
109