* @brief COMET IIのメモリを表示する
*
* @return なし
+ *
+ * @param start 表示の開始アドレス
+ * @param end 表示の終了アドレス
*/
-void dumpmemory();
+void dumpmemory(WORD start, WORD end);
/**
* @brief COMET IIのレジスタを表示する
MONINSIZE = 40 /**<モニターの、入力領域 */
};
+typedef enum {
+ MONREPEAT = 0,
+ MONNEXT = 1,
+ MONQUIT = 2,
+} MONCMDTYPE;
+
/**
* @brief アドレスのハッシュ値を返す
*
*/
MONCMDLINE *monlinetok(const char *line);
+/**
+ * @brief モニターの命令を実行する
+ *
+ * @return モニター命令の種類
+ *
+ * @param *cmd モニター命令
+ * @param *args モニター命令の引数
+ */
+MONCMDTYPE monitorcmd(char *cmd, MONARGS *args);
+
/**
* @brief ブレークポイント表にアドレスがある場合はtrue、ない場合はfalseを返す
*
{ "tracearithmetic", no_argument, NULL, 't' },
{ "tracelogical", no_argument, NULL, 'T' },
{ "dump", no_argument, NULL, 'd' },
+ { "monitor", no_argument, NULL, 'm' },
{ "memorysize", required_argument, NULL, 'M' },
{ "clocks", required_argument, NULL, 'C' },
{ "version", no_argument, NULL, 'v' },
char *af[argc], *objfile = NULL;
const char *version = PACKAGE_VERSION, *cmdversion = "casl2 of YACASL2 version %s\n";
const char *usage =
- "Usage: %s [-slLaAtTdbvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]\n";
+ "Usage: %s [-slLaAtTdmvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]\n";
/* オプションの処理 */
- while((opt = getopt_long(argc, argv, "tTdslLbao::O::AM:C:vh", longopts, NULL)) != -1) {
+ while((opt = getopt_long(argc, argv, "tTdslLmao::O::AM:C:vh", longopts, NULL)) != -1) {
switch(opt) {
case 's':
asmode.src = true;
{"tracelogical", no_argument, NULL, 'T'},
{"dump", no_argument, NULL, 'd'},
{"debug", no_argument, NULL, 'b'},
+ {"monitor", no_argument, NULL, 'm'},
{"memorysize", required_argument, NULL, 'M'},
{"clocks", required_argument, NULL, 'C'},
{ "version", no_argument, NULL, 'v' },
int memsize = DEFAULT_MEMSIZE, clocks = DEFAULT_CLOCKS;
int opt, stat = 0;
const char *version = PACKAGE_VERSION, *cmdversion = "comet2 of YACASL2 version %s\n";
- const char *usage = "Usage: %s [-btTdvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE\n";
+ const char *usage = "Usage: %s [-tTdmvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE\n";
/* オプションの処理 */
- while((opt = getopt_long(argc, argv, "tTdM:C:vh", longopts, NULL)) != -1) {
+ while((opt = getopt_long(argc, argv, "tTdmM:C:vh", longopts, NULL)) != -1) {
switch(opt) {
case 't':
execmode.trace = true;
#include "exec.h"
/* exec.hに定義された関数群 */
-void dumpmemory()
+void dumpmemory(WORD start, WORD end)
{
- const int col = 16;
- int i;
+ const WORD col = 0x10;
+ WORD i, j, mod = 0x0;
/* Header */
fprintf(stdout, "#%04X: adr :", sys->cpu->pr);
+ if(end > sys->memsize) {
+ end = sys->memsize;
+ }
for(i = 0; i < sys->memsize && i < col; i++) {
fprintf(stdout, " %04X", i);
}
fprintf(stdout, "\n");
/* Memory */
- for(i = 0; i < sys->memsize; i++) {
- if(i % col == 0) {
+ for(i = start; i < end; i++) {
+ if((mod = i % col) == 0 || i == start) {
fprintf(stdout, "#%04X: %04X: ", sys->cpu->pr, i);
}
+ if(i == start) {
+ for(j = 0; j < mod; j++) {
+ fprintf(stdout, " ");
+ }
+ }
fprintf(stdout, "%04X", (sys->memory)[i]);
- if(i > 0 && (i + 1) % col == 0) {
+ if((i > 0 && (i + 1) % col == 0) || (i + 1) == end) {
fprintf(stdout, "\n");
} else {
fprintf(stdout, " ");
}
if(execmode.dump) { /* dumpオプション指定時、メモリを出力 */
fprintf(stdout, "#%04X: Memory::::\n", sys->cpu->pr);
- dumpmemory();
+ dumpmemory(0x0, 0xFFFF);
}
fprintf(stdout, "\n");
}
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2010 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0000: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32766 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0002: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0004: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0000: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 0 = #0000 = 0000000000000000
#0002: FR (OF SF ZF): 001
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0002: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0004: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32760 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0000: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0002: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0004: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -20 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -10 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -2 = #FFFE = 1111111111111110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 13 = #000D = 0000000000001101
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32776 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0000: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0002: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0004: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65516 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65526 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65534 = #FFFE = 1111111111111110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 13 = #000D = 0000000000001101
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0000: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32770 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0002: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0004: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0000: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 0 = #0000 = 0000000000000000
#0002: FR (OF SF ZF): 001
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0002: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0004: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32768 = #8000 = 1000000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0000: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 15 = #000F = 0000000000001111
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0002: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 15 = #000F = 0000000000001111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0004: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0000: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0002: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0004: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0000: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0002: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 8 = #0008 = 0000000000001000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0004: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0000: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0002: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0004: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 24576 = #6000 = 0110000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 16384 = #4000 = 0100000000000000
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0000: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32765 = #8003 = 1000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0002: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -16384 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0004: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0000: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32765 = #8003 = 1000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0002: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -8192 = #E000 = 1110000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0004: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 24576 = #6000 = 0110000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32768 = #8000 = 1000000000000000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 49152 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 1 = #0001 = 0000000000000001
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0000: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -24576 = #A000 = 1010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0002: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -2 = #FFFE = 1111111111111110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0004: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0000: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -24576 = #A000 = 1010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0002: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -3 = #FFFD = 1111111111111101
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0004: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0000: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 8192 = #2000 = 0010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0002: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0004: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 49152 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 1 = #0001 = 0000000000000001
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 49152 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 49152 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 49152 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 49152 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+#0000: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 5 = #0005 = 0000000000000101
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+#0002: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 5 = #0005 = 0000000000000101
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1110 0006 8100 0005 0005 0000
+#0004: 0000: 1010 0005 1110 0006 8100 0005 0005 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32760 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0000: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0002: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0004: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -20 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0000: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0002: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -13 = #FFF3 = 1111111111110011
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0004: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0000: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32766 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0002: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0004: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -10 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32776 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0000: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0002: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0004: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -20 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0000: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0002: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65523 = #FFF3 = 1111111111110011
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0004: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0000: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32770 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0002: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0004: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65526 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0000: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0002: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0003: Register::::
#0003: GR0: 0 = #0000 = 0000000000000000
#0003: GR1: 0 = #0000 = 0000000000000000
#0003: FR (OF SF ZF): 001
#0003: Memory::::
#0003: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0003: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0003: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
-Usage: ../../../../casl2 [-slLaAtTdbvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]
+Usage: ../../../../casl2 [-slLaAtTdmvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]
-Usage: ../../../../casl2 [-slLaAtTdbvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]
+Usage: ../../../../casl2 [-slLaAtTdmvh] [-oO[<OBJECTFILE>]] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE1[ FILE2 ...]
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32760 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 7FFE 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0000: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0002: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+#0004: 0000: 1010 0005 2010 0006 8100 000A FFEC 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -20 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFEC 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -10 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFF6 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0000: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -2 = #FFFE = 1111111111111110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0002: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 13 = #000D = 0000000000001101
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+#0004: 0000: 1010 0005 2010 0006 8100 FFFE 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0000: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32766 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0002: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+#0004: 0000: 1010 0005 2010 0006 8100 8002 8001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0000: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 0 = #0000 = 0000000000000000
#0002: FR (OF SF ZF): 001
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0002: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+#0004: 0000: 1010 0005 2010 0006 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2210 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32776 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 7FFE 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0000: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0002: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+#0004: 0000: 1010 0005 2210 0006 8100 000A FFEC 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65516 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFEC 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65526 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFF6 000A 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0000: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65534 = #FFFE = 1111111111111110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0002: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 13 = #000D = 0000000000001101
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+#0004: 0000: 1010 0005 2210 0006 8100 FFFE 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0000: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32770 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0002: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+#0004: 0000: 1010 0005 2210 0006 8100 8002 8001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0000: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 0 = #0000 = 0000000000000000
#0002: FR (OF SF ZF): 001
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0002: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+#0004: 0000: 1010 0005 2210 0006 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3010 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32768 = #8000 = 1000000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3010 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3010 0006 8100 0001 FFFE 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 3000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 8000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 7000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0000: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0002: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+#0004: 0000: 1010 0005 4010 0006 8100 5000 5000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 3000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 8000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 7000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0000: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 20480 = #5000 = 0101000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0002: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 20480 = #5000 = 0101000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+#0004: 0000: 1010 0005 4110 0006 8100 5000 5000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0000: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 15 = #000F = 0000000000001111
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0002: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 15 = #000F = 0000000000001111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+#0004: 0000: 1010 0005 1020 0005 8100 000F 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0005 8100 0000 0000 0000 0000 0000
+#0000: 0000: 1210 0005 8100 0000 0000 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 5 = #0005 = 0000000000000101
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0005 8100 0000 0000 0000 0000 0000
+#0002: 0000: 1210 0005 8100 0000 0000 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0000: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0002: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 4 = #0004 = 0000000000000100
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+#0004: 0000: 1010 0005 1211 0001 8100 0003 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0000: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0002: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 8 = #0008 = 0000000000001000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+#0004: 0000: 1210 000A 1211 FFFE 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0000: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0002: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+#0004: 0000: 1010 0005 1211 FFFF 8100 0003 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3110 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3110 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3110 0006 8100 0001 FFFE 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 24576 = #6000 = 0110000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 16384 = #4000 = 0100000000000000
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0000: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32765 = #8003 = 1000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0002: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -16384 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+#0004: 0000: 1210 8003 5010 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5010 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0000: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32765 = #8003 = 1000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0002: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -8192 = #E000 = 1110000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+#0004: 0000: 1210 8003 5010 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5010 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 24576 = #6000 = 0110000000000000
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5210 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32768 = #8000 = 1000000000000000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 0010 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0000: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0002: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -16384 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+#0004: 0000: 1210 0003 5210 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0000: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0002: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+#0004: 0000: 1210 0002 5210 0011 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 1 = #0001 = 0000000000000001
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0000: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -24576 = #A000 = 1010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0002: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -2 = #FFFE = 1111111111111110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+#0004: 0000: 1210 A000 5110 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0000: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 24576 = #6000 = 0110000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0002: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+#0004: 0000: 1210 6000 5110 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0000: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -24576 = #A000 = 1010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0002: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -3 = #FFFD = 1111111111111101
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+#0004: 0000: 1210 A000 5110 000D 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0000: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 8192 = #2000 = 0010000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0002: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+#0004: 0000: 1210 2000 5110 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 000E 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 1 = #0001 = 0000000000000001
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 000F 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 101
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0010 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -16384 = #C000 = 1100000000000000
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0000 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0000: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -16384 = #C000 = 1100000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0002: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+#0004: 0000: 1210 C000 5310 0011 8100 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+#0000: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 5 = #0005 = 0000000000000101
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+#0002: 0000: 1010 0005 1110 0006 8100 0005 0000 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 5 = #0005 = 0000000000000101
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 1110 0006 8100 0005 0005 0000
+#0004: 0000: 1010 0005 1110 0006 8100 0005 0005 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2110 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -32760 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 7FFE FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0000: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0002: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+#0004: 0000: 1010 0005 2110 0006 8100 000A 0014 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -20 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -10 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 FFEC FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0000: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0002: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -13 = #FFF3 = 1111111111110011
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+#0004: 0000: 1010 0005 2110 0006 8100 0002 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0000: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32766 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0002: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+#0004: 0000: 1010 0005 2110 0006 8100 8002 7FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0000: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -10 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0002: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+#0004: 0000: 1010 0005 2110 0006 8100 FFF6 FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0000: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0002: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 2 = #0002 = 0000000000000010
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+#0004: 0000: 1010 0005 2310 0006 8100 0003 0001 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32766 = #7FFE = 0111111111111110
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32776 = #8008 = 1000000000001000
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 7FFE FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0000: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 10 = #000A = 0000000000001010 = '\n'
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0002: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+#0004: 0000: 1010 0005 2310 0006 8100 000A 0014 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65516 = #FFEC = 1111111111101100
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65526 = #FFF6 = 1111111111110110
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 FFEC FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0000: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 2 = #0002 = 0000000000000010
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0002: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 65523 = #FFF3 = 1111111111110011
#0004: FR (OF SF ZF): 110
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+#0004: 0000: 1010 0005 2310 0006 8100 0002 000F 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0000: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 32770 = #8002 = 1000000000000010
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0002: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 3 = #0003 = 0000000000000011
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+#0004: 0000: 1010 0005 2310 0006 8100 8002 7FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0000: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 65526 = #FFF6 = 1111111111110110
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0002: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 0 = #0000 = 0000000000000000
#0004: FR (OF SF ZF): 001
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+#0004: 0000: 1010 0005 2310 0006 8100 FFF6 FFF6 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0000: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 3 = #0003 = 0000000000000011
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0002: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0003: Register::::
#0003: GR0: 0 = #0000 = 0000000000000000
#0003: GR1: 0 = #0000 = 0000000000000000
#0003: FR (OF SF ZF): 001
#0003: Memory::::
#0003: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0003: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+#0003: 0000: 1010 0004 3611 8100 0003 0000 0000 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0000: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 12288 = #3000 = 0011000000000000
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0002: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+#0004: 0000: 1010 0005 3210 0006 8100 3000 4FFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0000: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: -32768 = #8000 = 1000000000000000
#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0002: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: 32767 = #7FFF = 0111111111111111
#0004: FR (OF SF ZF): 000
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+#0004: 0000: 1010 0005 3210 0006 8100 8000 FFFF 0000
+
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0000: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0000: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
#0002: GR1: 1 = #0001 = 0000000000000001
#0002: FR (OF SF ZF): 000
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0002: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0002: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
#0004: Register::::
#0004: GR0: 0 = #0000 = 0000000000000000
#0004: GR1: -1 = #FFFF = 1111111111111111
#0004: FR (OF SF ZF): 010
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007
-#0004: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+#0004: 0000: 1010 0005 3210 0006 8100 0001 FFFE 0000
+
-Usage: ../../../../comet2 [-btTdvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE
+Usage: ../../../../comet2 [-tTdmvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE
-Usage: ../../../../comet2 [-btTdvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE
+Usage: ../../../../comet2 [-tTdmvh] [-M <MEMORYSIZE>] [-C <CLOCKS>] FILE