Makefileを修正
[YACASL2.git] / test / system / casl2 / cmd_SVC_svc2 / 0.txt
1 ;;; SVC 2 1文字を表示
2 MAIN    START
3 BEGIN   LAD     GR1,D
4         LAD     GR2,A
5         SVC     2
6         LAD     GR1,=#A
7         SVC     2
8         RET
9 D       DC      '0'
10 A       DC      1
11         END
12
13 Assemble ../../../../as/cmd/SVC/svc2.casl (0)
14
15 Assemble ../../../../as/cmd/SVC/svc2.casl (1)
16 ../../../../as/cmd/SVC/svc2.casl:    1:;;; SVC 2 1文字を表示
17 ../../../../as/cmd/SVC/svc2.casl:    2:MAIN    START
18 ../../../../as/cmd/SVC/svc2.casl:    3:BEGIN   LAD     GR1,D
19         #0000   #1210
20         #0001   #000B
21 ../../../../as/cmd/SVC/svc2.casl:    4:        LAD     GR2,A
22         #0002   #1220
23         #0003   #000C
24 ../../../../as/cmd/SVC/svc2.casl:    5:        SVC     2
25         #0004   #F000
26         #0005   #0002
27 ../../../../as/cmd/SVC/svc2.casl:    6:        LAD     GR1,=#A
28         #000D   #000A
29         #0006   #1210
30         #0007   #000D
31 ../../../../as/cmd/SVC/svc2.casl:    7:        SVC     2
32         #0008   #F000
33         #0009   #0002
34 ../../../../as/cmd/SVC/svc2.casl:    8:        RET
35         #000A   #8100
36 ../../../../as/cmd/SVC/svc2.casl:    9:D       DC      '0'
37         #000B   #0030
38 ../../../../as/cmd/SVC/svc2.casl:   10:A       DC      1
39         #000C   #0001
40 ../../../../as/cmd/SVC/svc2.casl:   11:        END
41
42 Executing machine codes
43 #0000: Register::::
44 #0000: GR0:      0 = #0000 = 0000000000000000
45 #0000: GR1:      0 = #0000 = 0000000000000000
46 #0000: GR2:      0 = #0000 = 0000000000000000
47 #0000: GR3:      0 = #0000 = 0000000000000000
48 #0000: GR4:      0 = #0000 = 0000000000000000
49 #0000: GR5:      0 = #0000 = 0000000000000000
50 #0000: GR6:      0 = #0000 = 0000000000000000
51 #0000: GR7:      0 = #0000 = 0000000000000000
52 #0000: SP:      64 = #0040 = 0000000001000000
53 #0000: PR:       0 = #0000 = 0000000000000000
54 #0000: FR (OF SF ZF): 000
55 #0000: Memory::::
56 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
57 #0000: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
58 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
59 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
60 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
61
62 #0002: Register::::
63 #0002: GR0:      0 = #0000 = 0000000000000000
64 #0002: GR1:     11 = #000B = 0000000000001011
65 #0002: GR2:      0 = #0000 = 0000000000000000
66 #0002: GR3:      0 = #0000 = 0000000000000000
67 #0002: GR4:      0 = #0000 = 0000000000000000
68 #0002: GR5:      0 = #0000 = 0000000000000000
69 #0002: GR6:      0 = #0000 = 0000000000000000
70 #0002: GR7:      0 = #0000 = 0000000000000000
71 #0002: SP:      64 = #0040 = 0000000001000000
72 #0002: PR:       2 = #0002 = 0000000000000010
73 #0002: FR (OF SF ZF): 000
74 #0002: Memory::::
75 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
76 #0002: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
77 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
78 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
79 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
80
81 #0004: Register::::
82 #0004: GR0:      0 = #0000 = 0000000000000000
83 #0004: GR1:     11 = #000B = 0000000000001011
84 #0004: GR2:     12 = #000C = 0000000000001100
85 #0004: GR3:      0 = #0000 = 0000000000000000
86 #0004: GR4:      0 = #0000 = 0000000000000000
87 #0004: GR5:      0 = #0000 = 0000000000000000
88 #0004: GR6:      0 = #0000 = 0000000000000000
89 #0004: GR7:      0 = #0000 = 0000000000000000
90 #0004: SP:      64 = #0040 = 0000000001000000
91 #0004: PR:       4 = #0004 = 0000000000000100
92 #0004: FR (OF SF ZF): 000
93 #0004: Memory::::
94 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
95 #0004: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
96 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
97 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
98 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
99
100 0#0006: Register::::
101 #0006: GR0:      0 = #0000 = 0000000000000000
102 #0006: GR1:     11 = #000B = 0000000000001011
103 #0006: GR2:     12 = #000C = 0000000000001100
104 #0006: GR3:      0 = #0000 = 0000000000000000
105 #0006: GR4:      0 = #0000 = 0000000000000000
106 #0006: GR5:      0 = #0000 = 0000000000000000
107 #0006: GR6:      0 = #0000 = 0000000000000000
108 #0006: GR7:      0 = #0000 = 0000000000000000
109 #0006: SP:      64 = #0040 = 0000000001000000
110 #0006: PR:       6 = #0006 = 0000000000000110
111 #0006: FR (OF SF ZF): 000
112 #0006: Memory::::
113 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
114 #0006: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
115 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
116 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
117 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
118
119 #0008: Register::::
120 #0008: GR0:      0 = #0000 = 0000000000000000
121 #0008: GR1:     13 = #000D = 0000000000001101
122 #0008: GR2:     12 = #000C = 0000000000001100
123 #0008: GR3:      0 = #0000 = 0000000000000000
124 #0008: GR4:      0 = #0000 = 0000000000000000
125 #0008: GR5:      0 = #0000 = 0000000000000000
126 #0008: GR6:      0 = #0000 = 0000000000000000
127 #0008: GR7:      0 = #0000 = 0000000000000000
128 #0008: SP:      64 = #0040 = 0000000001000000
129 #0008: PR:       8 = #0008 = 0000000000001000
130 #0008: FR (OF SF ZF): 000
131 #0008: Memory::::
132 #0008: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
133 #0008: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
134 #0008: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
135 #0008: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
136 #0008: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
137
138
139 #000A: Register::::
140 #000A: GR0:      0 = #0000 = 0000000000000000
141 #000A: GR1:     13 = #000D = 0000000000001101
142 #000A: GR2:     12 = #000C = 0000000000001100
143 #000A: GR3:      0 = #0000 = 0000000000000000
144 #000A: GR4:      0 = #0000 = 0000000000000000
145 #000A: GR5:      0 = #0000 = 0000000000000000
146 #000A: GR6:      0 = #0000 = 0000000000000000
147 #000A: GR7:      0 = #0000 = 0000000000000000
148 #000A: SP:      64 = #0040 = 0000000001000000
149 #000A: PR:      10 = #000A = 0000000000001010
150 #000A: FR (OF SF ZF): 000
151 #000A: Memory::::
152 #000A: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
153 #000A: 0000: 1210 000B 1220 000C F000 0002 1210 000D F000 0002 8100 0030 0001 000A 0000 0000
154 #000A: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
155 #000A: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
156 #000A: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
157