../../../../casl2 -slatd ../../../../as/CMD/dc_overflow.casl
Assemble ../../../../as/CMD/dc_overflow.casl (0)
-../../../../as/CMD/dc_overflow.casl:1:;; DC命令で、-32768〜32768の範囲にない10進数値を指定
-../../../../as/CMD/dc_overflow.casl:2:MAIN START BEGIN
-../../../../as/CMD/dc_overflow.casl:3:BEGIN LD GR1,A
-../../../../as/CMD/dc_overflow.casl:4: ADDL GR1,B
-../../../../as/CMD/dc_overflow.casl:5: ST GR0,C
-../../../../as/CMD/dc_overflow.casl:6: RET
-../../../../as/CMD/dc_overflow.casl:7:A DC 32779
-../../../../as/CMD/dc_overflow.casl:8:B DC 32778
-../../../../as/CMD/dc_overflow.casl:9:C DS 1
-../../../../as/CMD/dc_overflow.casl:10: END
+../../../../as/CMD/dc_overflow.casl: 1:;; DC命令で、-32768〜32768の範囲にない10進数値を指定
+../../../../as/CMD/dc_overflow.casl: 2:MAIN START BEGIN
+../../../../as/CMD/dc_overflow.casl: 3:BEGIN LD GR1,A
+../../../../as/CMD/dc_overflow.casl: 4: ADDL GR1,B
+../../../../as/CMD/dc_overflow.casl: 5: ST GR0,C
+../../../../as/CMD/dc_overflow.casl: 6: RET
+../../../../as/CMD/dc_overflow.casl: 7:A DC 32779
+../../../../as/CMD/dc_overflow.casl: 8:B DC 32778
+../../../../as/CMD/dc_overflow.casl: 9:C DS 1
+../../../../as/CMD/dc_overflow.casl: 10: END
Label::::
-A ---> #0007
-B ---> #0008
-C ---> #0009
-BEGIN ---> #0000
+MAIN.BEGIN ---> #0000
+MAIN.A ---> #0007
+MAIN.B ---> #0008
+MAIN.C ---> #0009
MAIN ---> #0000
Assemble ../../../../as/CMD/dc_overflow.casl (1)
-../../../../as/CMD/dc_overflow.casl:1:;; DC命令で、-32768〜32768の範囲にない10進数値を指定
-../../../../as/CMD/dc_overflow.casl:2:MAIN START BEGIN
-../../../../as/CMD/dc_overflow.casl:3:BEGIN LD GR1,A
+../../../../as/CMD/dc_overflow.casl: 1:;; DC命令で、-32768〜32768の範囲にない10進数値を指定
+../../../../as/CMD/dc_overflow.casl: 2:MAIN START BEGIN
+../../../../as/CMD/dc_overflow.casl: 3:BEGIN LD GR1,A
#0000 #1010
#0001 #0007
-../../../../as/CMD/dc_overflow.casl:4: ADDL GR1,B
+../../../../as/CMD/dc_overflow.casl: 4: ADDL GR1,B
#0002 #2210
#0003 #0008
-../../../../as/CMD/dc_overflow.casl:5: ST GR0,C
+../../../../as/CMD/dc_overflow.casl: 5: ST GR0,C
#0004 #1100
#0005 #0009
-../../../../as/CMD/dc_overflow.casl:6: RET
+../../../../as/CMD/dc_overflow.casl: 6: RET
#0006 #8100
-../../../../as/CMD/dc_overflow.casl:7:A DC 32779
- #0007 #000B
-../../../../as/CMD/dc_overflow.casl:8:B DC 32778
- #0008 #000A
-../../../../as/CMD/dc_overflow.casl:9:C DS 1
+../../../../as/CMD/dc_overflow.casl: 7:A DC 32779
+ #0007 #800B
+../../../../as/CMD/dc_overflow.casl: 8:B DC 32778
+ #0008 #800A
+../../../../as/CMD/dc_overflow.casl: 9:C DS 1
#0009 #0000
-../../../../as/CMD/dc_overflow.casl:10: END
+../../../../as/CMD/dc_overflow.casl: 10: END
Executing machine codes
#0000: Register::::
#0000: FR (OF SF ZF): 000
#0000: Memory::::
#0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
-#0000: 0000: 1010 0007 2210 0008 1100 0009 8100 000B 000A 0000 0000 0000 0000 0000 0000 0000
+#0000: 0000: 1010 0007 2210 0008 1100 0009 8100 800B 800A 0000 0000 0000 0000 0000 0000 0000
#0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0002: Register::::
#0002: GR0: 0 = #0000 = 0000000000000000
-#0002: GR1: 11 = #000B = 0000000000001011
+#0002: GR1: -32757 = #800B = 1000000000001011
#0002: GR2: 0 = #0000 = 0000000000000000
#0002: GR3: 0 = #0000 = 0000000000000000
#0002: GR4: 0 = #0000 = 0000000000000000
#0002: GR7: 0 = #0000 = 0000000000000000
#0002: SP: 512 = #0200 = 0000001000000000
#0002: PR: 2 = #0002 = 0000000000000010
-#0002: FR (OF SF ZF): 000
+#0002: FR (OF SF ZF): 010
#0002: Memory::::
#0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
-#0002: 0000: 1010 0007 2210 0008 1100 0009 8100 000B 000A 0000 0000 0000 0000 0000 0000 0000
+#0002: 0000: 1010 0007 2210 0008 1100 0009 8100 800B 800A 0000 0000 0000 0000 0000 0000 0000
#0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0004: GR7: 0 = #0000 = 0000000000000000
#0004: SP: 512 = #0200 = 0000001000000000
#0004: PR: 4 = #0004 = 0000000000000100
-#0004: FR (OF SF ZF): 000
+#0004: FR (OF SF ZF): 100
#0004: Memory::::
#0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
-#0004: 0000: 1010 0007 2210 0008 1100 0009 8100 000B 000A 0000 0000 0000 0000 0000 0000 0000
+#0004: 0000: 1010 0007 2210 0008 1100 0009 8100 800B 800A 0000 0000 0000 0000 0000 0000 0000
#0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0006: GR7: 0 = #0000 = 0000000000000000
#0006: SP: 512 = #0200 = 0000001000000000
#0006: PR: 6 = #0006 = 0000000000000110
-#0006: FR (OF SF ZF): 000
+#0006: FR (OF SF ZF): 100
#0006: Memory::::
#0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
-#0006: 0000: 1010 0007 2210 0008 1100 0009 8100 000B 000A 0000 0000 0000 0000 0000 0000 0000
+#0006: 0000: 1010 0007 2210 0008 1100 0009 8100 800B 800A 0000 0000 0000 0000 0000 0000 0000
#0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
#0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000