テストケースの修正
[YACASL2.git] / test / integration / casl2 / cmd_IN_in / 0.txt
1 ../../../../casl2 -atd -M64 ../../../../as/cmd/IN/in.casl
2
3 Assemble ../../../../as/cmd/IN/in.casl (0)
4
5 Assemble ../../../../as/cmd/IN/in.casl (1)
6 ../../../../as/cmd/IN/in.casl:    1:;;; IN IBUF,ILEN
7 ../../../../as/cmd/IN/in.casl:    2:MAIN    START
8 ../../../../as/cmd/IN/in.casl:    3:LOOP    IN      IBUF,ILEN
9         #0000   #7001
10         #0001   #0000
11         #0002   #7002
12         #0003   #0000
13         #0004   #1210
14         #0005   #000D
15         #0006   #1220
16         #0007   #0021
17         #0008   #F000
18         #0009   #0001
19         #000A   #7120
20         #000B   #7110
21 ../../../../as/cmd/IN/in.casl:    4:FIN     RET
22         #000C   #8100
23 ../../../../as/cmd/IN/in.casl:    5:IBUF    DS      20
24         #000D   #0000
25         #000E   #0000
26         #000F   #0000
27         #0010   #0000
28         #0011   #0000
29         #0012   #0000
30         #0013   #0000
31         #0014   #0000
32         #0015   #0000
33         #0016   #0000
34         #0017   #0000
35         #0018   #0000
36         #0019   #0000
37         #001A   #0000
38         #001B   #0000
39         #001C   #0000
40         #001D   #0000
41         #001E   #0000
42         #001F   #0000
43         #0020   #0000
44 ../../../../as/cmd/IN/in.casl:    6:ILEN    DS      1
45         #0021   #0000
46 ../../../../as/cmd/IN/in.casl:    7:        END
47
48 Executing machine codes
49 #0000: Register::::
50 #0000: GR0:      0 = #0000 = 0000000000000000
51 #0000: GR1:      0 = #0000 = 0000000000000000
52 #0000: GR2:      0 = #0000 = 0000000000000000
53 #0000: GR3:      0 = #0000 = 0000000000000000
54 #0000: GR4:      0 = #0000 = 0000000000000000
55 #0000: GR5:      0 = #0000 = 0000000000000000
56 #0000: GR6:      0 = #0000 = 0000000000000000
57 #0000: GR7:      0 = #0000 = 0000000000000000
58 #0000: SP:      64 = #0040 = 0000000001000000
59 #0000: PR:       0 = #0000 = 0000000000000000
60 #0000: FR (OF SF ZF): 000
61 #0000: Memory::::
62 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
63 #0000: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0000 0000 0000
64 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
65 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
66 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
67
68 #0002: Register::::
69 #0002: GR0:      0 = #0000 = 0000000000000000
70 #0002: GR1:      0 = #0000 = 0000000000000000
71 #0002: GR2:      0 = #0000 = 0000000000000000
72 #0002: GR3:      0 = #0000 = 0000000000000000
73 #0002: GR4:      0 = #0000 = 0000000000000000
74 #0002: GR5:      0 = #0000 = 0000000000000000
75 #0002: GR6:      0 = #0000 = 0000000000000000
76 #0002: GR7:      0 = #0000 = 0000000000000000
77 #0002: SP:      63 = #003F = 0000000000111111
78 #0002: PR:       2 = #0002 = 0000000000000010
79 #0002: FR (OF SF ZF): 000
80 #0002: Memory::::
81 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
82 #0002: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0000 0000 0000
83 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
84 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
85 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
86
87 #0004: Register::::
88 #0004: GR0:      0 = #0000 = 0000000000000000
89 #0004: GR1:      0 = #0000 = 0000000000000000
90 #0004: GR2:      0 = #0000 = 0000000000000000
91 #0004: GR3:      0 = #0000 = 0000000000000000
92 #0004: GR4:      0 = #0000 = 0000000000000000
93 #0004: GR5:      0 = #0000 = 0000000000000000
94 #0004: GR6:      0 = #0000 = 0000000000000000
95 #0004: GR7:      0 = #0000 = 0000000000000000
96 #0004: SP:      62 = #003E = 0000000000111110
97 #0004: PR:       4 = #0004 = 0000000000000100
98 #0004: FR (OF SF ZF): 000
99 #0004: Memory::::
100 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
101 #0004: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0000 0000 0000
102 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
103 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
104 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
105
106 #0006: Register::::
107 #0006: GR0:      0 = #0000 = 0000000000000000
108 #0006: GR1:     13 = #000D = 0000000000001101
109 #0006: GR2:      0 = #0000 = 0000000000000000
110 #0006: GR3:      0 = #0000 = 0000000000000000
111 #0006: GR4:      0 = #0000 = 0000000000000000
112 #0006: GR5:      0 = #0000 = 0000000000000000
113 #0006: GR6:      0 = #0000 = 0000000000000000
114 #0006: GR7:      0 = #0000 = 0000000000000000
115 #0006: SP:      62 = #003E = 0000000000111110
116 #0006: PR:       6 = #0006 = 0000000000000110
117 #0006: FR (OF SF ZF): 000
118 #0006: Memory::::
119 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
120 #0006: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0000 0000 0000
121 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
122 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
123 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
124
125 #0008: Register::::
126 #0008: GR0:      0 = #0000 = 0000000000000000
127 #0008: GR1:     13 = #000D = 0000000000001101
128 #0008: GR2:     33 = #0021 = 0000000000100001 = '!'
129 #0008: GR3:      0 = #0000 = 0000000000000000
130 #0008: GR4:      0 = #0000 = 0000000000000000
131 #0008: GR5:      0 = #0000 = 0000000000000000
132 #0008: GR6:      0 = #0000 = 0000000000000000
133 #0008: GR7:      0 = #0000 = 0000000000000000
134 #0008: SP:      62 = #003E = 0000000000111110
135 #0008: PR:       8 = #0008 = 0000000000001000
136 #0008: FR (OF SF ZF): 000
137 #0008: Memory::::
138 #0008: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
139 #0008: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0000 0000 0000
140 #0008: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
141 #0008: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
142 #0008: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
143
144 #000A: Register::::
145 #000A: GR0:      0 = #0000 = 0000000000000000
146 #000A: GR1:     13 = #000D = 0000000000001101
147 #000A: GR2:     33 = #0021 = 0000000000100001 = '!'
148 #000A: GR3:      0 = #0000 = 0000000000000000
149 #000A: GR4:      0 = #0000 = 0000000000000000
150 #000A: GR5:      0 = #0000 = 0000000000000000
151 #000A: GR6:      0 = #0000 = 0000000000000000
152 #000A: GR7:      0 = #0000 = 0000000000000000
153 #000A: SP:      62 = #003E = 0000000000111110
154 #000A: PR:      10 = #000A = 0000000000001010
155 #000A: FR (OF SF ZF): 000
156 #000A: Memory::::
157 #000A: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
158 #000A: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0061 0061 0061
159 #000A: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
160 #000A: 0020: 0000 0003 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
161 #000A: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
162
163 #000B: Register::::
164 #000B: GR0:      0 = #0000 = 0000000000000000
165 #000B: GR1:     13 = #000D = 0000000000001101
166 #000B: GR2:      0 = #0000 = 0000000000000000
167 #000B: GR3:      0 = #0000 = 0000000000000000
168 #000B: GR4:      0 = #0000 = 0000000000000000
169 #000B: GR5:      0 = #0000 = 0000000000000000
170 #000B: GR6:      0 = #0000 = 0000000000000000
171 #000B: GR7:      0 = #0000 = 0000000000000000
172 #000B: SP:      63 = #003F = 0000000000111111
173 #000B: PR:      11 = #000B = 0000000000001011
174 #000B: FR (OF SF ZF): 000
175 #000B: Memory::::
176 #000B: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
177 #000B: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0061 0061 0061
178 #000B: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
179 #000B: 0020: 0000 0003 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
180 #000B: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
181
182 #000C: Register::::
183 #000C: GR0:      0 = #0000 = 0000000000000000
184 #000C: GR1:      0 = #0000 = 0000000000000000
185 #000C: GR2:      0 = #0000 = 0000000000000000
186 #000C: GR3:      0 = #0000 = 0000000000000000
187 #000C: GR4:      0 = #0000 = 0000000000000000
188 #000C: GR5:      0 = #0000 = 0000000000000000
189 #000C: GR6:      0 = #0000 = 0000000000000000
190 #000C: GR7:      0 = #0000 = 0000000000000000
191 #000C: SP:      64 = #0040 = 0000000001000000
192 #000C: PR:      12 = #000C = 0000000000001100
193 #000C: FR (OF SF ZF): 000
194 #000C: Memory::::
195 #000C: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
196 #000C: 0000: 7001 0000 7002 0000 1210 000D 1220 0021 F000 0001 7120 7110 8100 0061 0061 0061
197 #000C: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
198 #000C: 0020: 0000 0003 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
199 #000C: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
200