統合テストに、最新版Autotest.mkを反映
[YACASL2.git] / test / system / casl2 / cmd_SVC_svc1 / detail.log
1 == test.log ==
2 ----------------------------------------------------------------------
3 cmd_SVC_svc1: Test Success 2010-12-13 18:44:42
4 Detail in /home/kazubito/2010_12/yacasl2/test/system/casl2/cmd_SVC_svc1/detail.log
5 ----------------------------------------------------------------------
6
7 == cmd ==
8 ----------------------------------------------------------------------
9 cat ../../../../as/cmd/SVC/svc1.casl teststr.txt
10 ../../../../casl2 -atd -M64 ../../../../as/cmd/SVC/svc1.casl <teststr.txt
11 ----------------------------------------------------------------------
12
13 == 0.txt ==
14 ----------------------------------------------------------------------
15 ;;; SVC 1 1文字を入力
16 MAIN    START
17         LAD     GR1,IBUF
18         LAD     GR2,ILEN
19         SVC     1
20         RET
21 IBUF    DS      6
22 ILEN    DS      1
23         END
24 abcd
25
26 Assemble ../../../../as/cmd/SVC/svc1.casl (0)
27
28 Assemble ../../../../as/cmd/SVC/svc1.casl (1)
29 ../../../../as/cmd/SVC/svc1.casl:    1:;;; SVC 1 1文字を入力
30 ../../../../as/cmd/SVC/svc1.casl:    2:MAIN    START
31 ../../../../as/cmd/SVC/svc1.casl:    3:        LAD     GR1,IBUF
32         #0000   #1210
33         #0001   #0007
34 ../../../../as/cmd/SVC/svc1.casl:    4:        LAD     GR2,ILEN
35         #0002   #1220
36         #0003   #000D
37 ../../../../as/cmd/SVC/svc1.casl:    5:        SVC     1
38         #0004   #F000
39         #0005   #0001
40 ../../../../as/cmd/SVC/svc1.casl:    6:        RET
41         #0006   #8100
42 ../../../../as/cmd/SVC/svc1.casl:    7:IBUF    DS      6
43         #0007   #0000
44         #0008   #0000
45         #0009   #0000
46         #000A   #0000
47         #000B   #0000
48         #000C   #0000
49 ../../../../as/cmd/SVC/svc1.casl:    8:ILEN    DS      1
50         #000D   #0000
51 ../../../../as/cmd/SVC/svc1.casl:    9:        END
52
53 Executing machine codes
54 #0000: Register::::
55 #0000: GR0:      0 = #0000 = 0000000000000000
56 #0000: GR1:      0 = #0000 = 0000000000000000
57 #0000: GR2:      0 = #0000 = 0000000000000000
58 #0000: GR3:      0 = #0000 = 0000000000000000
59 #0000: GR4:      0 = #0000 = 0000000000000000
60 #0000: GR5:      0 = #0000 = 0000000000000000
61 #0000: GR6:      0 = #0000 = 0000000000000000
62 #0000: GR7:      0 = #0000 = 0000000000000000
63 #0000: SP:      64 = #0040 = 0000000001000000
64 #0000: PR:       0 = #0000 = 0000000000000000
65 #0000: FR (OF SF ZF): 000
66 #0000: Memory::::
67 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
68 #0000: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
69 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
70 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
71 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
72
73 #0002: Register::::
74 #0002: GR0:      0 = #0000 = 0000000000000000
75 #0002: GR1:      7 = #0007 = 0000000000000111
76 #0002: GR2:      0 = #0000 = 0000000000000000
77 #0002: GR3:      0 = #0000 = 0000000000000000
78 #0002: GR4:      0 = #0000 = 0000000000000000
79 #0002: GR5:      0 = #0000 = 0000000000000000
80 #0002: GR6:      0 = #0000 = 0000000000000000
81 #0002: GR7:      0 = #0000 = 0000000000000000
82 #0002: SP:      64 = #0040 = 0000000001000000
83 #0002: PR:       2 = #0002 = 0000000000000010
84 #0002: FR (OF SF ZF): 000
85 #0002: Memory::::
86 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
87 #0002: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
88 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
89 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
90 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
91
92 #0004: Register::::
93 #0004: GR0:      0 = #0000 = 0000000000000000
94 #0004: GR1:      7 = #0007 = 0000000000000111
95 #0004: GR2:     13 = #000D = 0000000000001101
96 #0004: GR3:      0 = #0000 = 0000000000000000
97 #0004: GR4:      0 = #0000 = 0000000000000000
98 #0004: GR5:      0 = #0000 = 0000000000000000
99 #0004: GR6:      0 = #0000 = 0000000000000000
100 #0004: GR7:      0 = #0000 = 0000000000000000
101 #0004: SP:      64 = #0040 = 0000000001000000
102 #0004: PR:       4 = #0004 = 0000000000000100
103 #0004: FR (OF SF ZF): 000
104 #0004: Memory::::
105 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
106 #0004: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
107 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
108 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
109 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
110
111 #0006: Register::::
112 #0006: GR0:      0 = #0000 = 0000000000000000
113 #0006: GR1:      7 = #0007 = 0000000000000111
114 #0006: GR2:     13 = #000D = 0000000000001101
115 #0006: GR3:      0 = #0000 = 0000000000000000
116 #0006: GR4:      0 = #0000 = 0000000000000000
117 #0006: GR5:      0 = #0000 = 0000000000000000
118 #0006: GR6:      0 = #0000 = 0000000000000000
119 #0006: GR7:      0 = #0000 = 0000000000000000
120 #0006: SP:      64 = #0040 = 0000000001000000
121 #0006: PR:       6 = #0006 = 0000000000000110
122 #0006: FR (OF SF ZF): 000
123 #0006: Memory::::
124 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
125 #0006: 0000: 1210 0007 1220 000D F000 0001 8100 0061 0062 0063 0064 0000 0000 0004 0000 0000
126 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
127 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
128 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
129
130 ----------------------------------------------------------------------
131
132 == 1.txt ==
133 ----------------------------------------------------------------------
134 ;;; SVC 1 1文字を入力
135 MAIN    START
136         LAD     GR1,IBUF
137         LAD     GR2,ILEN
138         SVC     1
139         RET
140 IBUF    DS      6
141 ILEN    DS      1
142         END
143 abcd
144
145 Assemble ../../../../as/cmd/SVC/svc1.casl (0)
146
147 Assemble ../../../../as/cmd/SVC/svc1.casl (1)
148 ../../../../as/cmd/SVC/svc1.casl:    1:;;; SVC 1 1文字を入力
149 ../../../../as/cmd/SVC/svc1.casl:    2:MAIN    START
150 ../../../../as/cmd/SVC/svc1.casl:    3:        LAD     GR1,IBUF
151         #0000   #1210
152         #0001   #0007
153 ../../../../as/cmd/SVC/svc1.casl:    4:        LAD     GR2,ILEN
154         #0002   #1220
155         #0003   #000D
156 ../../../../as/cmd/SVC/svc1.casl:    5:        SVC     1
157         #0004   #F000
158         #0005   #0001
159 ../../../../as/cmd/SVC/svc1.casl:    6:        RET
160         #0006   #8100
161 ../../../../as/cmd/SVC/svc1.casl:    7:IBUF    DS      6
162         #0007   #0000
163         #0008   #0000
164         #0009   #0000
165         #000A   #0000
166         #000B   #0000
167         #000C   #0000
168 ../../../../as/cmd/SVC/svc1.casl:    8:ILEN    DS      1
169         #000D   #0000
170 ../../../../as/cmd/SVC/svc1.casl:    9:        END
171
172 Executing machine codes
173 #0000: Register::::
174 #0000: GR0:      0 = #0000 = 0000000000000000
175 #0000: GR1:      0 = #0000 = 0000000000000000
176 #0000: GR2:      0 = #0000 = 0000000000000000
177 #0000: GR3:      0 = #0000 = 0000000000000000
178 #0000: GR4:      0 = #0000 = 0000000000000000
179 #0000: GR5:      0 = #0000 = 0000000000000000
180 #0000: GR6:      0 = #0000 = 0000000000000000
181 #0000: GR7:      0 = #0000 = 0000000000000000
182 #0000: SP:      64 = #0040 = 0000000001000000
183 #0000: PR:       0 = #0000 = 0000000000000000
184 #0000: FR (OF SF ZF): 000
185 #0000: Memory::::
186 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
187 #0000: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
188 #0000: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
189 #0000: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
190 #0000: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
191
192 #0002: Register::::
193 #0002: GR0:      0 = #0000 = 0000000000000000
194 #0002: GR1:      7 = #0007 = 0000000000000111
195 #0002: GR2:      0 = #0000 = 0000000000000000
196 #0002: GR3:      0 = #0000 = 0000000000000000
197 #0002: GR4:      0 = #0000 = 0000000000000000
198 #0002: GR5:      0 = #0000 = 0000000000000000
199 #0002: GR6:      0 = #0000 = 0000000000000000
200 #0002: GR7:      0 = #0000 = 0000000000000000
201 #0002: SP:      64 = #0040 = 0000000001000000
202 #0002: PR:       2 = #0002 = 0000000000000010
203 #0002: FR (OF SF ZF): 000
204 #0002: Memory::::
205 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
206 #0002: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
207 #0002: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
208 #0002: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
209 #0002: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
210
211 #0004: Register::::
212 #0004: GR0:      0 = #0000 = 0000000000000000
213 #0004: GR1:      7 = #0007 = 0000000000000111
214 #0004: GR2:     13 = #000D = 0000000000001101
215 #0004: GR3:      0 = #0000 = 0000000000000000
216 #0004: GR4:      0 = #0000 = 0000000000000000
217 #0004: GR5:      0 = #0000 = 0000000000000000
218 #0004: GR6:      0 = #0000 = 0000000000000000
219 #0004: GR7:      0 = #0000 = 0000000000000000
220 #0004: SP:      64 = #0040 = 0000000001000000
221 #0004: PR:       4 = #0004 = 0000000000000100
222 #0004: FR (OF SF ZF): 000
223 #0004: Memory::::
224 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
225 #0004: 0000: 1210 0007 1220 000D F000 0001 8100 0000 0000 0000 0000 0000 0000 0000 0000 0000
226 #0004: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
227 #0004: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
228 #0004: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
229
230 #0006: Register::::
231 #0006: GR0:      0 = #0000 = 0000000000000000
232 #0006: GR1:      7 = #0007 = 0000000000000111
233 #0006: GR2:     13 = #000D = 0000000000001101
234 #0006: GR3:      0 = #0000 = 0000000000000000
235 #0006: GR4:      0 = #0000 = 0000000000000000
236 #0006: GR5:      0 = #0000 = 0000000000000000
237 #0006: GR6:      0 = #0000 = 0000000000000000
238 #0006: GR7:      0 = #0000 = 0000000000000000
239 #0006: SP:      64 = #0040 = 0000000001000000
240 #0006: PR:       6 = #0006 = 0000000000000110
241 #0006: FR (OF SF ZF): 000
242 #0006: Memory::::
243 #0006: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
244 #0006: 0000: 1210 0007 1220 000D F000 0001 8100 0061 0062 0063 0064 0000 0000 0004 0000 0000
245 #0006: 0010: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
246 #0006: 0020: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
247 #0006: 0030: 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000 0000
248
249 ----------------------------------------------------------------------
250