make valgrind対応のため、テストを更新
[YACASL2.git] / test / system / casl2_cmd / cmd_call__both / 0.txt
1
2 Assemble ../../../../as/cmd/CALL/call__both.casl (0)
3
4 Assemble ../../../../as/cmd/CALL/call__both.casl (1)
5 ../../../../as/cmd/CALL/call__both.casl:    1:;;; CALL
6 ../../../../as/cmd/CALL/call__both.casl:    2:;;; 同じプログラムの中とほかのプログラムの入口名の両方で定義されたラベルを指定
7 ../../../../as/cmd/CALL/call__both.casl:    3:;;; YACASL2では、ほかのプログラムの入口名を優先
8 ../../../../as/cmd/CALL/call__both.casl:    4:MAIN    START   BEGIN
9 ../../../../as/cmd/CALL/call__both.casl:    5:BEGIN   LAD     GR1,29
10         #0000   #1210
11         #0001   #001D
12 ../../../../as/cmd/CALL/call__both.casl:    6:        CALL    COPY
13         #0002   #8000
14         #0003   #0007
15 ../../../../as/cmd/CALL/call__both.casl:    7:        RET
16         #0004   #8100
17 ../../../../as/cmd/CALL/call__both.casl:    8:COPY    LD      GR2,GR1
18         #0005   #1421
19 ../../../../as/cmd/CALL/call__both.casl:    9:        RET
20         #0006   #8100
21 ../../../../as/cmd/CALL/call__both.casl:   10:        END
22 ../../../../as/cmd/CALL/call__both.casl:   11:COPY    START
23 ../../../../as/cmd/CALL/call__both.casl:   12:        LD      GR2,GR1
24         #0007   #1421
25 ../../../../as/cmd/CALL/call__both.casl:   13:        RET
26         #0008   #8100
27 ../../../../as/cmd/CALL/call__both.casl:   14:        END
28
29 Executing machine codes
30 #0000: Register::::
31 #0000: GR0:      0 = #0000 = 0000000000000000
32 #0000: GR1:      0 = #0000 = 0000000000000000
33 #0000: GR2:      0 = #0000 = 0000000000000000
34 #0000: GR3:      0 = #0000 = 0000000000000000
35 #0000: GR4:      0 = #0000 = 0000000000000000
36 #0000: GR5:      0 = #0000 = 0000000000000000
37 #0000: GR6:      0 = #0000 = 0000000000000000
38 #0000: GR7:      0 = #0000 = 0000000000000000
39 #0000: SP:      16 = #0010 = 0000000000010000
40 #0000: PR:       0 = #0000 = 0000000000000000
41 #0000: FR (OF SF ZF): 000
42 #0000: Memory::::
43 #0000: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
44        -------------------------------------------------------------------------------------
45 #0000: 0000: 1210 001D 8000 0007 8100 1421 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000
46
47 #0002: Register::::
48 #0002: GR0:      0 = #0000 = 0000000000000000
49 #0002: GR1:     29 = #001D = 0000000000011101
50 #0002: GR2:      0 = #0000 = 0000000000000000
51 #0002: GR3:      0 = #0000 = 0000000000000000
52 #0002: GR4:      0 = #0000 = 0000000000000000
53 #0002: GR5:      0 = #0000 = 0000000000000000
54 #0002: GR6:      0 = #0000 = 0000000000000000
55 #0002: GR7:      0 = #0000 = 0000000000000000
56 #0002: SP:      16 = #0010 = 0000000000010000
57 #0002: PR:       2 = #0002 = 0000000000000010
58 #0002: FR (OF SF ZF): 000
59 #0002: Memory::::
60 #0002: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
61        -------------------------------------------------------------------------------------
62 #0002: 0000: 1210 001D 8000 0007 8100 1421 8100 1421 8100 0000 0000 0000 0000 0000 0000 0000
63
64 #0007: Register::::
65 #0007: GR0:      0 = #0000 = 0000000000000000
66 #0007: GR1:     29 = #001D = 0000000000011101
67 #0007: GR2:      0 = #0000 = 0000000000000000
68 #0007: GR3:      0 = #0000 = 0000000000000000
69 #0007: GR4:      0 = #0000 = 0000000000000000
70 #0007: GR5:      0 = #0000 = 0000000000000000
71 #0007: GR6:      0 = #0000 = 0000000000000000
72 #0007: GR7:      0 = #0000 = 0000000000000000
73 #0007: SP:      15 = #000F = 0000000000001111
74 #0007: PR:       7 = #0007 = 0000000000000111
75 #0007: FR (OF SF ZF): 000
76 #0007: Memory::::
77 #0007: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
78        -------------------------------------------------------------------------------------
79 #0007: 0000: 1210 001D 8000 0007 8100 1421 8100 1421 8100 0000 0000 0000 0000 0000 0000 0003
80
81 #0008: Register::::
82 #0008: GR0:      0 = #0000 = 0000000000000000
83 #0008: GR1:     29 = #001D = 0000000000011101
84 #0008: GR2:     29 = #001D = 0000000000011101
85 #0008: GR3:      0 = #0000 = 0000000000000000
86 #0008: GR4:      0 = #0000 = 0000000000000000
87 #0008: GR5:      0 = #0000 = 0000000000000000
88 #0008: GR6:      0 = #0000 = 0000000000000000
89 #0008: GR7:      0 = #0000 = 0000000000000000
90 #0008: SP:      15 = #000F = 0000000000001111
91 #0008: PR:       8 = #0008 = 0000000000001000
92 #0008: FR (OF SF ZF): 000
93 #0008: Memory::::
94 #0008: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
95        -------------------------------------------------------------------------------------
96 #0008: 0000: 1210 001D 8000 0007 8100 1421 8100 1421 8100 0000 0000 0000 0000 0000 0000 0003
97
98 #0004: Register::::
99 #0004: GR0:      0 = #0000 = 0000000000000000
100 #0004: GR1:     29 = #001D = 0000000000011101
101 #0004: GR2:     29 = #001D = 0000000000011101
102 #0004: GR3:      0 = #0000 = 0000000000000000
103 #0004: GR4:      0 = #0000 = 0000000000000000
104 #0004: GR5:      0 = #0000 = 0000000000000000
105 #0004: GR6:      0 = #0000 = 0000000000000000
106 #0004: GR7:      0 = #0000 = 0000000000000000
107 #0004: SP:      16 = #0010 = 0000000000010000
108 #0004: PR:       4 = #0004 = 0000000000000100
109 #0004: FR (OF SF ZF): 000
110 #0004: Memory::::
111 #0004: adr : 0000 0001 0002 0003 0004 0005 0006 0007 0008 0009 000A 000B 000C 000D 000E 000F
112        -------------------------------------------------------------------------------------
113 #0004: 0000: 1210 001D 8000 0007 8100 1421 8100 1421 8100 0000 0000 0000 0000 0000 0000 0003
114